[资料] FPGA ML605开发板原理图+PCB
3417 查看
8 回复
 楼主 | 发布于 2018-09-28 | 只看楼主
分享到:

Xilinx FPGA Xilinx Virtex6 ML605开发板原理图+candence PCB

技术交流群:123768874

Xilinx FPGA Xilinx Virtex6 ML605开发板原理图Virtex®-6 FPGA ML605 评估套件为那些需要高性能、串行连接功能和高级存储器接口的系统设计提供了开发环境。ML605 得到了预验证的参考设计和行业标准 FPGA 夹层连接器(FMC)的支持,能够利用子卡实现升级和定制。集成式工具有助于简化符合复杂设计要求的解决方案的创建。

配置
  • 板上配置电路(USB 到 JTAG)
  • 16MB Platform Flash XL
  • 32MB 并行(BPI)Flash
  • 带有 2GB Compact FLASH(CF)卡的 System ACE CF
  • 通信与网络
  • 10/100/1000 三速以太网(GMII、RGMII、SGMII、MII)
  • SFP 收发器连接器
  • 带有4个 SMA 连接器的 GTX 端口(TX、RX)
  • USB 到 UART 桥
  • USB 主端口和 USB 外设端口
  • PCI Express x8 边缘连接器(利用 Virtex-6 LX240T-1 芯片,卡支持高达 x4 Gen2)
  • 存储器
  • DDR3 SO-DIMM(512 MB)
  • BPI 线性 Flash(32 MB)(还可用于配置)
  • IIC EEPROM(8 Kb)
  • 时钟技术
  • 200 MHz 振荡器(差分)
  • 66 MHz 插座振荡器(单端)
  • 用于外部时钟(差分)的 SMA 连接器
  • 带有2个 SMA 连接器的 GTX 参考时钟端口
  • 输入/输出和扩展端口
  • 16x2 LCD 字符显示器
  • DVI 输出
  • 系统监视器
  • 用户按钮(5)、DIP 开关(13)、LED(13)
  • 带有2个 SMA 连接器的用户 GPIO
  • 2个 FMC 扩展端口
  • 高引脚数(HPC)
  • 8个 GTX 收发器
  • 160个 SelectIO
  • 低引脚数(LPC)
  • 1个 GTX 收发器
  • 68个 SelectIO
  • 功耗
  • 12V 插墙式适配器或 ATX
  • 2.5V、1.5V、1.2V 和 1.0V 电源的电压和电流测量功能




本帖有更多资源,需 登录 才可以下载,没有帐号?立即 注册

(0 ) (0 )

FPGA开发板 

回复 举报

回复于 2018-09-28 沙发

不错,感谢分享
(0 )
评论 (0) 举报

回复于 2018-09-28 2#

多谢分享!!!
(0 )
评论 (0) 举报

回复于 2018-09-30 3#

(0 )
评论 (0) 举报

回复于 2018-09-30 4#

谢谢分享                
(0 )
评论 (0) 举报

回复于 2018-10-19 5#

感谢分享,有需要机器人方案的可联系我,相互学习,共同进步
(0 )
评论 (0) 举报

回复于 2018-10-20 6#

(0 )
评论 (0) 举报

回复于 2020-02-08 7#

感谢分享
(0 )
评论 (0) 举报

回复于 2021-08-05 8#

感谢分享
(0 )
评论 (0) 举报
  • 发表回复
    0/3000





    举报

    请选择举报类别

    • 广告垃圾
    • 违规内容
    • 恶意灌水
    • 重复发帖

    全部板块

    返回顶部