[资料] 跟我一起学习Verilog HDL语言
973 查看
4 回复
 楼主 | 发布于 2018-12-15 | 只看楼主
分享到:
 先说下Verilog hal 能干啥?
          Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。
Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元
器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些
抽象的级别和它们对应的模型类型共有以下五种:

·        系统级(system):用高级语言结构实现设计模块的外部性能的模型。
·        算法级(algorithm):用高级语言结构实现设计算法的模型。
·        RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。
·        门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。
·        开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。

一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。
其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用
Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计
的逻辑电路进行严格的验证。

Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。
(0 ) (0 )
回复 举报

回复于 2018-12-16 沙发

感谢分享;


(0 )
评论 (0) 举报

回复于 2018-12-17 2#

感谢分享!!需要机器人(工业,服务)的设计方案;自动化设备改造(螺丝机,点胶机等)以及个电子相关的新产品研发(微信调控暖手宝温度等)。
(0 )
评论 (0) 举报

回复于 2018-12-23 3#

支持下,谢谢分享!
(0 )
评论 (0) 举报

回复于 2018-12-24 4#

谢谢分享!!!!
(0 )
评论 (0) 举报
  • 发表回复
    0/3000





    举报

    请选择举报类别

    • 广告垃圾
    • 违规内容
    • 恶意灌水
    • 重复发帖

    全部板块

    返回顶部