首页 论坛 嵌入式软件专区 FPGA/CPLD Xilinx Zynq-7000 SoC高性能处理器的下载器接口、LED指示灯

发帖 回复

[原创] Xilinx Zynq-7000 SoC高性能处理器的下载器接口、LED指示灯
796 查看
6 回复
 楼主 | 发布于 2019-12-24 | 只看楼主
分享到:

TLZ7x-EasyEVM是广州创龙基于Xilinx Zynq-7000 SoC设计的高速数据采集处理开发板,采用核心板+底板的设计方式,尺寸为160mm*108mm,它主要帮助开发者快速评估核心板的性能。

核心板采用12层板沉金无铅设计工艺,尺寸为62mm*38mm,引出PL端和PS端全部可用资源信号引脚,降低了开发难度和周期,以便开发者进行快捷的二次开发使用。

底板采用4层无铅沉金电路板设计,为了方便用户学习开发参考使用,下面引出了各种常见的硬件说明。

现有创龙年终大促:

●现购买DSP、ARM、FPGA开发板,仿真器(XDS560V2、XDS200、XDS100V2、DLC9LP等)全场第二件半价;

●更有六重好礼免费送:2020年定制日历/保温杯/小米签字笔/魔方插座/U盘/小米移动电源;

→11月15日-12月31日限时抢购,点击:https://tronlong.taobao.com/

下载器接口

开发板的CON2是下载器JTAG接口,共14pin,2.0mm间距,PS端和PL端均可使用其来下载程序镜像,各引脚定义如下图所示:

LED指示灯

开发底板设有1个电源指示灯LED5和4个可编程指示灯(LED1、LED2、LED3、LED4),其中LED1是PS端控制,LED2、LED3、LED4是PL端控制,各引脚定义如下图所示:

核心板共设有5个LED灯:1个电源指示灯(LED4)、1个DONE灯(LED5)、3个可编程指示灯(LED1、LED2、LED3)。

详细说明如下:

LED1:管脚号为F/C5/PS_MIO14_500_PS_SOM_LED1,心跳灯,PS端控制。

LED2:管脚号为F/C8/PS_MIO15_500_PS_SOM_LED2,Disc灯,PS端控制,文件系统内容发生变化时会亮起。

LED3:管脚号为F/G14/IO_0_35/ADJ_SOM_LED,PL端控制,用户可编程。

LED4:仅作为电源指示灯。

LED5:管脚号为F/R11/DONE_0/3V3,DONE灯,PL端有程序运行时亮,用户不可编程。

本帖有更多资源,需 登录 才可以下载,没有帐号?立即 注册

(0 ) (0 )
回复 举报

回复于 2019-12-27 沙发

谢谢分享!!!!
(0 )
评论 (0) 举报

回复于 2019-12-27 2#

感谢分享!
(0 )
评论 (0) 举报

回复于 2019-12-28 3#

感谢分享,欢迎关注我,资料持续更新中。有需要机械臂,电源,硬件电路设计,软件编程,开发板等各种定制的可以私聊我哦,相互学习,共同进步
(0 )
评论 (0) 举报

回复于 2020-01-02 4#

感谢分享!!!
(0 )
评论 (0) 举报

回复于 2020-01-02 5#

感谢分享!!!
(0 )
评论 (0) 举报

回复于 2020-02-22 6#

感谢分享
(0 )
评论 (0) 举报
  • 发表回复
    0/3000





    举报

    请选择举报类别

    • 广告垃圾
    • 违规内容
    • 恶意灌水
    • 重复发帖

    全部板块

    返回顶部