首页 论坛 嵌入式软件专区 FPGA/CPLD 我同学要做一个基于fpga的频率计,测量范围在0.1Hz~50MHz,测量误差不

发帖 回复

回复于 2018-04-28 沙发

基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C语言对MC8051 IP Core进行编程,以其作为控制核心,实现系统控制。在FPGA芯片中,利用Verilog HDL语言进行编程,设计了以MC8051 IP Core为核心的控制模块、计数模块、锁存模块和LCD显示模块等几部分,实现了频率的自动测量,测量范围为0.1Hz~50MHz,测量误差0.01%。并实现测频率、周期、占空比等功能。 

可以参考下这个参考设计

http://download.eeworld.com.cn/detail/PKelect/190907

(0 )
评论 (0) 举报

回复于 2018-04-28 2#

网上有很多类似的案例的
(0 )
评论 (0) 举报
  • 发表回复
    0/3000





    举报

    请选择举报类别

    • 广告垃圾
    • 违规内容
    • 恶意灌水
    • 重复发帖

    全部板块

    返回顶部