[资料] DSP-算法-_精华资料
627 查看
4 回复
 楼主 | 发布于 2020-03-29 | 只看楼主
分享到:

DSP-算法- 精华资料 (全是 DSP 工程师遇到的问题)[转帖]
如何选择外部时钟?
DSP 的内部指令周期较高,外部晶振的主频不够,因此 DSP 大多数片内均有 PLL。但每个系列不尽相
同。
1)TMS320C2000 系列:
TMS320C20x:PLL 可以÷2,×1,×2 和×4,因此外部时钟可以为 5MHz-40MHz。
TMS320F240:PLL 可以÷2,×1,×1.5,×2,×2.5,×3,×4,×4.5,×5 和×9,因此外部时钟可以为 2.
22MHz-40MHz。
TMS320F241/C242/F243:PLL 可以×4,因此外部时钟为 5MHz。 TMS320LF24xx:PLL 可以由 RC 调节,
因此外部时钟为 4MHz-20MHz。
TMS320LF24xxA:PLL 可以由 RC 调节,因此外部时钟为 4MHz-20MHz。
2)TMS320C3x 系列:
TMS320C3x:没有 PLL,因此外部主频为工作频率的 2 倍。
TMS320VC33:PLL 可以÷2,×1,×5,因此外部主频可以为 12MHz-100MHz。
3)TMS320C5000 系列:
TMS320VC54xx:PLL 可以÷4,÷2,×1-32,因此外部主频可以为 0.625MHz-50MHz。
TMS320VC55xx:PLL 可以÷4,÷2,×1-32,因此外部主频可以为 6.25MHz-300MHz。
4)TMS320C6000 系列:
TMS320C62xx:PLL 可以×1,×4,×6,×7,×8,×9,×10 和×11,因此外部主频可以为 11.8MHz-300
MHz。
TMS320C67xx:PLL 可以×1 和×4,因此外部主频可以为 12.5MHz-230MHz。
TMS320C64xx:PLL 可以×1,×6 和×12,因此外部主频可以为 30MHz-720MHz
软件等待的如何使用?
DSP 的指令周期较快,访问慢速存储器或外设时需加入等待。等待分硬件等待和软件等待,每一个系
列的等待不完全相同。
1)对于 C2000 系列: 硬件等待信号为 READY,高电平时不等待。 软件等待由 WSGR 寄存器决定,可以
加入最多 7 个等待。其中程序存储器和数据存储器及 I/O 可以分别设置。
2)对于 C3x 系列: 硬件等待信号为/RDY,低电平是不等待。 软件等待由总线控制寄存器中的 SWW 和 W
TCNY 决定,可以加入最多 7 个等待,但等待是不分段的,除了片内之外全空间有效。
3)对于 C5000 系列: 硬件等待信号为 READY,高电平时不等待。 软件等待由 SWWCR 和 SWWSR 寄存器
决定,可以加入最多 14 个等待。其中程序存储器、控制程序存储器和数据存储器及 I/O 可以分别设置。
4)对于 C6000 系列(只限于非同步存储器或外设): 硬件等待信号为 ARDY,高电平时不等待。 软件等
待由外部存储器接口控制寄存器决定,总线访问外部存储器或设备的时序可以设置,可以方便的同异步的
存储器或外设接口。
仿真工作正常对于 DSP 的基本要求
1)DSP 电源和地连接正确。
2)DSP 时钟正确。
3)DSP 的主要控制信号,如 RS 和 HOLD 信号接高电平。
4)C2000 的 watchdog 关掉。 5)不可屏蔽中断 NMI 上拉高电平。


本帖有更多资源,需 登录 才可以下载,没有帐号?立即 注册

(0 ) (0 )
回复 举报

回复于 2020-03-30 沙发

感谢分享
(0 )
评论 (1) 举报

回复于 2020-04-02 2#

谢谢分享
(0 )
评论 (0) 举报

回复于 2020-04-03 3#

感谢分享~~
(0 )
评论 (0) 举报

回复于 2020-04-06 4#

感谢分享
(0 )
评论 (0) 举报
  • 发表回复
    0/3000





    举报

    请选择举报类别

    • 广告垃圾
    • 违规内容
    • 恶意灌水
    • 重复发帖

    全部板块

    返回顶部